Skip to content

HITSZ-OpenAuto/EE1010

Folders and files

NameName
Last commit message
Last commit date

Latest commit

 

History

15 Commits
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

Repository files navigation

EE1010 - 数字电子技术实验

Static Badge Static Badge

Static Badge Static Badge

课程基本信息

by @Oliver Wu

  • 授课教师:实验中心教师+(部分班级)理论课教师+二名本科生助教
  • 听课建议:先讲一小会儿原理和注意事项(需要听一下,因为有些器材的使用方法不那么直观)。然后就自己做实验,有问题可以问助教。
  • 上课前,需要完成预习题并打印出纸质版。需要当堂检查,不要在课上补。
  • 六次实验,每次实验是 4 学时,任务量比较大。
    • 对于硬件实验(利用 74 系列中规模集成芯片完成的实验),主要考查的是细心程度。
      • 上课前就设计好电路,并仔细分析其正确性,边上课边搭建电路大概率不能按时完成。
      • 有同学接线时候贪快,总是接错线,到最后总要在密密麻麻的线里面找错误,这是非常费时费力的。做很多事情都是这样,与其犯了错误事后缝缝补补,不如一开始就耐住性子认真做好。
    • 对于软硬件结合的实验(利用 Verilog 语言 + FPGA 实现逻辑电路),由于课上能学习 Verilog 的时间很少(基本都要用来完成任务),讲解的 Verilog 语法也很有限,大家在上数字电子技术实验有关 Verilog 的内容前,务必认真预习! 推荐教程:
  • 实验报告在 Easy 云课堂(微信小程序或网页端网上提交),无需提交纸质版。电脑版建议使用网页端

by @psp_dada

  • 2024 春的数电实验在上课前已经不需要打印纸质版预习题,但仍需在 Easy 云课堂上完成预习题后方可看到当次实验的具体内容(实验任务、指导书、教学视频等)

成绩构成

  • 分数构成:预习题 + 按时完成实验(不按时完成,则适当扣分)+ 报告分数
  • 没有考试

相关仓库

About

HITSZ 数字电子技术实验

Resources

License

Stars

Watchers

Forks

Releases

No releases published

Packages

No packages published