-
Notifications
You must be signed in to change notification settings - Fork 1
/
Bender.yml
243 lines (240 loc) · 8.92 KB
/
Bender.yml
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
package:
name: ariane
authors:
- "Florian Zaruba <[email protected]>"
- "Michael Schaffner <[email protected]>"
# WT_DCACHE
export_include_dirs:
- src/common_cells/include/
sources:
- defines:
WT_DCACHE: 1
files:
# Packages
- include/riscv_pkg.sv
- src/riscv-dbg/src/dm_pkg.sv
- include/ariane_pkg.sv
- include/std_cache_pkg.sv
- include/wt_cache_pkg.sv
- src/axi/src/axi_pkg.sv
- src/register_interface/src/reg_intf.sv
- src/register_interface/src/reg_intf_pkg.sv
- include/axi_intf.sv
- tb/ariane_soc_pkg.sv
- include/ariane_axi_pkg.sv
- src/fpu/src/fpnew_pkg.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/defs_div_sqrt_mvp.sv
# Stand-alone source files
- src/ariane.sv
- src/serdiv.sv
- src/ariane_regfile_ff.sv
- src/amo_buffer.sv
- src/id_stage.sv
- src/branch_unit.sv
- src/instr_realign.sv
- src/load_store_unit.sv
- src/controller.sv
- src/issue_stage.sv
- src/re_name.sv
- src/csr_buffer.sv
- src/tlb.sv
- src/decoder.sv
- src/scoreboard.sv
- src/perf_counters.sv
- src/store_unit.sv
- src/axi_adapter.sv
- src/fpu_wrap.sv
- src/csr_regfile.sv
- src/commit_stage.sv
- src/alu.sv
- src/multiplier.sv
- src/store_buffer.sv
- src/compressed_decoder.sv
- src/axi_shim.sv
- src/ex_stage.sv
- src/mmu.sv
- src/ptw.sv
- src/mult.sv
- src/load_unit.sv
- src/issue_read_operands.sv
- src/fpu/src/fpnew_fma.sv
- src/fpu/src/fpnew_opgroup_fmt_slice.sv
- src/fpu/src/fpnew_divsqrt_multi.sv
- src/fpu/src/fpnew_fma_multi.sv
- src/fpu/src/fpnew_opgroup_multifmt_slice.sv
- src/fpu/src/fpnew_classifier.sv
- src/fpu/src/fpnew_noncomp.sv
- src/fpu/src/fpnew_cast_multi.sv
- src/fpu/src/fpnew_opgroup_block.sv
- src/fpu/src/fpnew_rounding.sv
- src/fpu/src/fpnew_top.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/iteration_div_sqrt_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/nrbd_nrsc_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/div_sqrt_top_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/preprocess_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/control_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/norm_div_sqrt_mvp.sv
- src/fpu/src/fpu_div_sqrt_mvp/hdl/div_sqrt_mvp_wrapper.sv
- src/frontend/frontend.sv
- src/frontend/instr_scan.sv
- src/frontend/instr_queue.sv
- src/frontend/bht.sv
- src/frontend/btb.sv
- src/frontend/ras.sv
- src/cache_subsystem/tag_cmp.sv
- src/cache_subsystem/cache_ctrl.sv
- src/cache_subsystem/amo_alu.sv
- src/cache_subsystem/wt_axi_adapter.sv
- src/cache_subsystem/wt_dcache_ctrl.sv
- src/cache_subsystem/wt_cache_subsystem.sv
- src/cache_subsystem/wt_dcache_missunit.sv
- src/cache_subsystem/wt_icache.sv
- src/cache_subsystem/std_icache.sv
- src/cache_subsystem/wt_dcache_wbuffer.sv
- src/cache_subsystem/wt_l15_adapter.sv
- src/cache_subsystem/wt_dcache_mem.sv
- src/cache_subsystem/std_cache_subsystem.sv
- src/cache_subsystem/wt_dcache.sv
- src/clint/axi_lite_interface.sv
- src/clint/clint.sv
- fpga/src/axi2apb/src/axi2apb_wrap.sv
- fpga/src/axi2apb/src/axi2apb.sv
- fpga/src/axi2apb/src/axi2apb_64_32.sv
- fpga/src/axi_slice/src/axi_w_buffer.sv
- fpga/src/axi_slice/src/axi_b_buffer.sv
- fpga/src/axi_slice/src/axi_slice_wrap.sv
- fpga/src/axi_slice/src/axi_slice.sv
- fpga/src/axi_slice/src/axi_single_slice.sv
- fpga/src/axi_slice/src/axi_ar_buffer.sv
- fpga/src/axi_slice/src/axi_r_buffer.sv
- fpga/src/axi_slice/src/axi_aw_buffer.sv
- fpga/src/apb_timer/apb_timer.sv
- fpga/src/apb_timer/timer.sv
- src/axi_node/src/axi_regs_top.sv
- src/axi_node/src/axi_BR_allocator.sv
- src/axi_node/src/axi_BW_allocator.sv
- src/axi_node/src/axi_address_decoder_BR.sv
- src/axi_node/src/axi_DW_allocator.sv
- src/axi_node/src/axi_address_decoder_BW.sv
- src/axi_node/src/axi_address_decoder_DW.sv
- src/axi_node/src/axi_node_arbiter.sv
- src/axi_node/src/axi_response_block.sv
- src/axi_node/src/axi_request_block.sv
- src/axi_node/src/axi_AR_allocator.sv
- src/axi_node/src/axi_AW_allocator.sv
- src/axi_node/src/axi_address_decoder_AR.sv
- src/axi_node/src/axi_address_decoder_AW.sv
- src/axi_node/src/apb_regs_top.sv
- src/axi_node/src/axi_node_intf_wrap.sv
- src/axi_node/src/axi_node.sv
- src/axi_node/src/axi_node_wrap_with_slices.sv
- src/axi_node/src/axi_multiplexer.sv
- src/axi_riscv_atomics/src/axi_riscv_amos.sv
- src/axi_riscv_atomics/src/axi_riscv_atomics.sv
- src/axi_riscv_atomics/src/axi_res_tbl.sv
- src/axi_riscv_atomics/src/axi_riscv_lrsc_wrap.sv
- src/axi_riscv_atomics/src/axi_riscv_amos_alu.sv
- src/axi_riscv_atomics/src/axi_riscv_lrsc.sv
- src/axi_riscv_atomics/src/axi_riscv_atomics_wrap.sv
- src/axi_mem_if/src/axi2mem.sv
- src/rv_plic/rtl/rv_plic_target.sv
- src/rv_plic/rtl/rv_plic_gateway.sv
- src/rv_plic/rtl/plic_regmap.sv
- src/rv_plic/rtl/plic_top.sv
- src/riscv-dbg/src/dmi_cdc.sv
- src/riscv-dbg/src/dmi_jtag.sv
- src/riscv-dbg/src/dmi_jtag_tap.sv
- src/riscv-dbg/src/dm_csrs.sv
- src/riscv-dbg/src/dm_mem.sv
- src/riscv-dbg/src/dm_sba.sv
- src/riscv-dbg/src/dm_top.sv
- src/riscv-dbg/debug_rom/debug_rom.sv
- src/register_interface/src/apb_to_reg.sv
- src/axi/src/axi_multicut.sv
- src/common_cells/src/deprecated/generic_fifo.sv
- src/common_cells/src/deprecated/pulp_sync.sv
- src/common_cells/src/deprecated/find_first_one.sv
- src/common_cells/src/rstgen_bypass.sv
- src/common_cells/src/rstgen.sv
- src/common_cells/src/stream_mux.sv
- src/common_cells/src/stream_demux.sv
- src/common_cells/src/deprecated/stream_arbiter.sv
- src/common_cells/src/deprecated/stream_arbiter_flushable.sv
- src/util/axi_master_connect.sv
- src/util/axi_slave_connect.sv
- src/util/axi_master_connect_rev.sv
- src/util/axi_slave_connect_rev.sv
- src/axi/src/axi_cut.sv
- src/axi/src/axi_join.sv
- src/axi/src/axi_delayer.sv
- src/axi/src/axi_to_axi_lite.sv
- src/fpga-support/rtl/SyncSpRamBeNx64.sv
- src/common_cells/src/popcount.sv
- src/common_cells/src/unread.sv
- src/common_cells/src/cdc_2phase.sv
- src/common_cells/src/spill_register.sv
- src/common_cells/src/edge_detect.sv
- src/common_cells/src/fifo_v3.sv
- src/common_cells/src/deprecated/fifo_v2.sv
- src/common_cells/src/deprecated/fifo_v1.sv
- src/common_cells/src/lzc.sv
- src/common_cells/src/rr_arb_tree.sv
- src/common_cells/src/deprecated/rrarbiter.sv
- src/common_cells/src/stream_delay.sv
- src/common_cells/src/lfsr_8bit.sv
- src/common_cells/src/lfsr_16bit.sv
- src/common_cells/src/counter.sv
- src/common_cells/src/shift_reg.sv
- src/common_cells/src/exp_backoff.sv
- src/tech_cells_generic/src/cluster_clock_inverter.sv
- src/tech_cells_generic/src/pulp_clock_mux2.sv
- target: test
files:
- tb/ariane_testharness.sv
- tb/ariane_peripherals.sv
- tb/common/uart.sv
- tb/common/SimDTM.sv
- tb/common/SimJTAG.sv
- bootrom/bootrom.sv
- tb/common/mock_uart.sv
- src/util/sram.sv
- target: not(synthesis)
files:
- src/util/instruction_tracer.sv
- src/util/instruction_tracer_if.sv
- src/util/instruction_tracer_defines.svh
- src/util/instruction_trace_item.svh
- src/util/exception_trace_item.svh
- target: all(fpga, xilinx)
files:
- fpga/src/ariane_peripherals_xilinx.sv
- fpga/src/ariane_xilinx.sv
- fpga/src/fan_ctrl.sv
- fpga/src/bootrom/bootrom.sv
- fpga/src/ariane-ethernet/ssio_ddr_in.sv
- fpga/src/ariane-ethernet/rgmii_soc.sv
- fpga/src/ariane-ethernet/axis_gmii_rx.sv
- fpga/src/ariane-ethernet/oddr.sv
- fpga/src/ariane-ethernet/axis_gmii_tx.sv
- fpga/src/ariane-ethernet/dualmem_widen8.sv
- fpga/src/ariane-ethernet/rgmii_phy_if.sv
- fpga/src/ariane-ethernet/dualmem_widen.sv
- fpga/src/ariane-ethernet/rgmii_lfsr.sv
- fpga/src/ariane-ethernet/rgmii_core.sv
- fpga/src/ariane-ethernet/eth_mac_1g.sv
- fpga/src/ariane-ethernet/eth_mac_1g_rgmii.sv
- fpga/src/ariane-ethernet/eth_mac_1g_rgmii_fifo.sv
- fpga/src/ariane-ethernet/iddr.sv
- fpga/src/ariane-ethernet/framing_top.sv
- fpga/src/apb_uart/src/apb_uart.vhd
- fpga/src/apb_uart/src/uart_transmitter.vhd
- fpga/src/apb_uart/src/uart_interrupt.vhd
- fpga/src/apb_uart/src/slib_mv_filter.vhd
- fpga/src/apb_uart/src/slib_input_filter.vhd
- fpga/src/apb_uart/src/slib_counter.vhd
- fpga/src/apb_uart/src/uart_receiver.vhd
- fpga/src/apb_uart/src/slib_input_sync.vhd
- fpga/src/apb_uart/src/slib_edge_detect.vhd
- fpga/src/apb_uart/src/slib_clock_div.vhd
- fpga/src/apb_uart/src/slib_fifo.vhd
- fpga/src/apb_uart/src/uart_baudgen.vhd